SIRM: Shift Insensitive Racetrack Main Memory - Inria - Institut national de recherche en sciences et technologies du numérique
Communication Dans Un Congrès Année : 2019

SIRM: Shift Insensitive Racetrack Main Memory

Hongbin Zhang
  • Fonction : Auteur
  • PersonId : 1161704
Bo Wei
  • Fonction : Auteur
  • PersonId : 1161705
Youyou Lu
  • Fonction : Auteur
  • PersonId : 1161706
Jiwu Shu
  • Fonction : Auteur
  • PersonId : 1161707

Résumé

Racetrack memory (RM) is a potential DRAM alternative due to its high density and low energy cost and comparative access latency with SRAM. On this occasion, we propose a shift insensitive racetrack main memory architecture SIRM. SIRM provides uniform access latency to upper system, which make it easy to be managed. Experiments demonstrate that RM can outperform DRAM for main memory design with higher density and energy efficiency.
Fichier principal
Vignette du fichier
486810_1_En_33_Chapter.pdf (393.53 Ko) Télécharger le fichier
Origine Fichiers produits par l'(les) auteur(s)

Dates et versions

hal-03770574 , version 1 (06-09-2022)

Licence

Identifiants

Citer

Hongbin Zhang, Bo Wei, Youyou Lu, Jiwu Shu. SIRM: Shift Insensitive Racetrack Main Memory. 16th IFIP International Conference on Network and Parallel Computing (NPC), Aug 2019, Hohhot, China. pp.355-360, ⟨10.1007/978-3-030-30709-7_33⟩. ⟨hal-03770574⟩
38 Consultations
36 Téléchargements

Altmetric

Partager

More