Conception d'une matrice reconfigurable pour coprocesseur fortement couplé - Inria - Institut national de recherche en sciences et technologies du numérique
Conference Papers Year : 2013

Conception d'une matrice reconfigurable pour coprocesseur fortement couplé

Abstract

Cet article étudie la conception d'un opérateur reconfigurable à grain moyen fortement couplé, intégré dans un \textit{System on Chip} (Soc) haute performance et faible consommation. Nous présentons un environnement logiciel en cours de développement destiné à l'exploration architecturale d'une telle solution. L'architecture reconfigurable, très paramétrique, se compose d'une matrice de cellules à grain moyen plongée dans un réseau configurable orienté flot de donnée. Elle est associée à un compilateur qui génère la configuration à partir d'un programme en syntaxe C ou VHDL. Le fonctionnement de cet environnement est illustré sur 3 exemples : l'encryption AES, le corps de boucle d'une fonction de hachage (SHA-1) et un filtre à réponse impulsionnelle finie (FIR).
Fichier principal
Vignette du fichier
2012-sympa.pdf (134.24 Ko) Télécharger le fichier
Origin Files produced by the author(s)
Loading...

Dates and versions

ensl-00763067 , version 1 (10-12-2012)

Identifiers

  • HAL Id : ensl-00763067 , version 1

Cite

Nicolas Brunie, Florent de Dinechin, Benoît de Dinechin. Conception d'une matrice reconfigurable pour coprocesseur fortement couplé. Symposium en Architectures nouvelles de machines, Jan 2013, France. ⟨ensl-00763067⟩
193 View
329 Download

Share

More